1 / 61

集成组合逻辑电路 功能介绍

集成组合逻辑电路 功能介绍. 译码器. 539. 4555 4556 14555 14556. 547. 131 137 237. 138 238. 538. 548. 4514 14514 14515. 154. 159. 537. 42 43 44 4028. 45 141 145. 347 447. 46 47 48 49 246 247 248 249. 4511 4543 14511 14513. 14544 14547.

ura
Télécharger la présentation

集成组合逻辑电路 功能介绍

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. 集成组合逻辑电路 功能介绍

  2. 译码器 539 4555 4556 14555 14556 547 131 137237 138 238 538 548 4514 14514 14515 154 159 537 42 43 44 4028 45 141 145 347 447 46 47 48 49 246 247 248 249 4511 4543 14511 14513 14544 14547 4055 14543 注:对有下划线的型号,提供了真值表,其它型号可参照。

  3. 16 15 14 13 12 11 10 9 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 1 2 3 4 5 6 7 8 VCC 2S 2A0 2A1 2Y0 2Y1 2Y2 2Y3 1S 1A0 1A1 1Y0 1Y1 1Y2 1Y3 GND VCC 2S 2A0 2A1 2Y0 2Y1 2Y2 2Y3 139 239 ½ 139译码器真值表 0 0 0 0 0 1 0 1 0 0 1 1 1 1 1 1 0 1 1 0 1 1 0 1 1 0 1 1 1 1 1 1 1 双2线 – 4线译码器 1S 1A0 1A1 1Y0 1Y1 1Y2 1Y3 GND

  4. 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 VCC 2C 2S A0 2Y3 2Y2 2Y1 2Y0 1S 1C A1 1Y3 1Y2 1Y1 1Y0 GND 155 156 双2线 – 4线译码器 156 集电极开路输出

  5. 1 2 3 4 5 6 7 8 9 10 VCC 1Y3 1A1 1A0 1S 2S 2OE 2AL 2Y0 2Y1 20 19 18 17 16 15 14 13 12 11 1Y2 1Y1 1Y0 1AL 1OE 2A0 2A1 2Y3 2Y2 GND 539 双2线 – 4线译码器

  6. VDD 2S 2A0 2A1 2Y0 2Y1 2Y2 2Y3 16 15 14 13 12 11 10 9 1S 1A0 1A1 1Y0 1Y1 1Y2 1Y3 VSS 1 2 3 4 5 6 7 8 VDD 2S 2A0 2A1 2Y0 2Y1 2Y2 2Y3 16 15 14 13 12 11 10 9 1S 1A0 1A1 1Y0 1Y1 1Y2 1Y3 VSS 1 2 3 4 5 6 7 8 4555 14555 4556 14556 双2线 – 4线译码器

  7. VCC Y0 Y1 Y2 Y3 Y4 Y5 Y6 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 A0 A1 A2 S3 S2 S1 Y7 GND A0 A1 A2 CP S2 S1 Y7 GND VCC Y0 Y1 Y2 Y3 Y4 Y5 Y6 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 137 131 VCC Y0 Y1 Y2 Y3 Y4 Y5 Y6 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 A0 A1 A2 S3 S2 S1 Y7 GND 237 3线 – 8线译码器

  8. 应答真值表 1 2 3 4 5 6 7 8 9 10 VCC Q3 Q4 A2 LE E1 E2 E3 Q0 Q7 20 19 18 17 16 15 14 13 12 11 1     1  0    1   0  1 0 1 1 1 1 1 0 1 1 0  0 0 1 1  0 0 Q2 Q1 ACK WR RD A0 A1 Q5 Q6 GND 547 锁存和输出状态表 输 入 锁存 状态 译码器 输 出 0 1 1 1 直通 寻址单元输出0 0 1 1 0 存储 所有输出为1   存储 所有输出为1  0   存储 所有输出为1   0  存储 所有输出为1 3线 – 8线译码器(输入锁存,有应答功能)

  9. VCC Y0 Y1 Y2 Y3 Y4 Y5 Y6 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 A0 A1 A2 S3 S2 S1 Y7 GND 138 138真值表 1 0 0 0 0 1 0 0 0 1 1 0 0 1 0 1 0 0 1 1 1 0 1 0 0 1 0 1 0 1 1 0 1 1 0 1 0 1 1 1 0    1    1 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 A0 A1 A2 S3 S2 S1 Y7 GND 238 3线 – 8线译码器/多路分配器 VCC Y0 Y1 Y2 Y3 Y4 Y5 Y6

  10. VCC Y3 Y4 C G4 G3 G2 G1 AL Y7 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 Y2 Y1 Y0 OE1 OE2 A B Y5 Y6 GND 所有输出为高阻态 所有输出电平同AL 有效输出为高电平 有效输出为低电平 538 (3S) 3线 – 8线译码器/多路分配器

  11. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 VCC Y3 Y4 A2 E1 E2 E3 E4 Y0 Y7 Y2 Y1 ACK WR RD A0 A1 Y5 Y6 GND 应答真值表 1      1  1     1   0  1    0  1 0 0 1 1 1 1 1 0 0 1 1 0  0 0 0 1 1  0 0 548 3线 – 8线译码器/多路分配器(有应答功能)

  12. 1 2 3 4 5 6 7 8 9 10 11 12 VCC A B C D G2 G1 Y15 Y14 Y13 Y12 Y11 24 23 22 21 20 19 18 17 16 15 14 13 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9 Y10 GND 154 4线 – 16线译码器/多路分配器

  13. 1 2 3 4 5 6 7 8 9 10 11 12 24 23 22 21 20 19 18 17 16 15 14 13 VCC A B C D G2 G1 Y15 Y14 Y13 Y12 Y11 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9 Y10 GND 159 4线 – 16线译码器/多路分配器(OC输出)

  14. 1 2 3 4 5 6 7 8 9 10 11 12 VCC INH A4 A3 Y10 Y11 Y8 Y9 Y14 Y15 Y12 Y13 24 23 22 21 20 19 18 17 16 15 14 13 ST A1 A2 Y7 Y6 Y5 Y4 Y3 Y1 Y2 Y0 VSS 1 2 3 4 5 6 7 8 9 10 11 12 ST A1 A2 Y7 Y6 Y5 Y4 Y3 Y1 Y2 Y0 VSS 24 23 22 21 20 19 18 17 16 15 14 13 VCC INH A4 A3 Y10 Y11 Y8 Y9 Y14 Y15 Y12 Y13 4515 14515 4514 14514 4线 – 16线译码器/多路分配器 INH=1时,所有输出为1 INH=1时,所有输出为0

  15. VDD Y3 Y1 A1 A2 A3 A0 Y8 16 15 14 13 12 11 10 9 Y4 Y2 Y0 Y7 Y9 Y5 Y6 VSS 1 2 3 4 5 6 7 8 VCC A0 A1 A2 A3 Y9 Y8 Y7 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Y0 Y1 Y2 Y3 Y4 Y5 Y6 GND 42 43 44 4028 4线 – 10线译码器 42 BCD—十进制 43 余三码—十进制 44 格雷码—十进制

  16. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 VCC Y3 Y4 A2 G4 G3 G2 G1 AL Y7 Y2 Y1 Y0 AL OE A B Y5 Y6 GND 所有输出为高阻态 所有输出电平同AL 有效输出为高电平 有效输出为低电平 537(3S) 4线 – 10线译码器/多路分配器

  17. VCC A0 A1 A2 A3 Y9 Y8 Y7 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Y0 Y1 Y2 Y3 Y4 Y5 Y6 GND 45 (OC) 145 Y0 Y1 Y5 Y4 GND Y6 Y7 Y3 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Y8 Y9 A0 A3 VCC A1 A2 Y2 141(OC) BCD – 十进制译码器/驱动器

  18. VCC f g a b c d e 1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9 B C LT BI/RBO RBI D A GND 347 447 BCD – 七段码译码器/驱动器

  19. VDD Yf Yg Ye Yd Yc Yb Ya VDD Yf Yg Ye Yd Yc Yb Ya 16 15 14 13 12 11 10 9 16 15 14 13 12 11 10 9 ST A2 A1 A3 A0 M BI VSS 1 2 3 4 5 6 7 8 1 2 3 4 5 6 7 8 fDO A1 A2 A3 A4 fDF VEE VSS 14543 4055 4线 – 七段码译码器/驱动器

  20. VDD Yf Yg Ye Yd Yc Yb Ya RBI VDD Yf Yg Ya Yb Yc Yd Ye A1 A2 NC BI NC A3 A0 VSS 16 15 14 13 12 11 10 9 18 17 16 15 14 13 12 11 10 16 15 14 13 12 11 10 9 ST A2 A1 A3 A0 M BI RBO VSS 1 2 3 4 5 6 7 8 1 2 3 4 5 6 7 8 9 1 2 3 4 5 6 7 8 14544 4055 14547 14544 BCD – 七段码译码器/驱动器

  21. VCC Yf Yg Ya Yb Yc Yd Ye 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 VCC Yf Yg Ya Yb Yc Yd Ye 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 A1 A2 LT BI/RBO RBI A3 A0 GND A1 A2 LT BI/RBO RBI A3 A0 GND VCC Yf Yg Ya Yb Yc Yd 14 13 12 11 10 9 8 A1 A2 BI A3 A0 Ye GND 1 2 3 4 5 6 7 46 47 246(OC) 247(OC) 48 248 249(OC) 49 BCD – 七段译码器/驱动器

  22. A1 A2 LT BI LE A3 A0 RBI VSS VDD Yf Yg Ya Yb Yc Yd Ye RBO 1 2 3 4 5 6 7 8 9 18 17 16 15 14 13 12 11 10 4513 14513 A1 A2 LT BI LE A3 A0 VSS VDD Yf Yg Ya Yb Yc Yd Ye 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 A1 A2 LT BI LE A3 A0 VSS VDD Yf Yg Ya Yb Yc Yd Ye 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 4511 14511 4543 14543 BCD – 七段译码器/驱动器

  23. 代码转换器及编码器 184 185 484 485 147 40147 148 348 4532 14532 278 149 注:对有下划线的型号,提供了真值表,其它型号可参照。

  24. VCC G E D C B A Y8 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Y1 Y2 Y3 Y4 Y5 Y6 Y7 GND 184 185 BCD 二进制代码转换器 184 BCD  二进制 185 二进制  BCD

  25. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 E D C B A Y1 Y2 Y3 Y4 GND VCC F G H G2 G1 Y8 Y7 Y6 Y5 484 485 BCD 二进制代码转换器 484 BCD  二进制 485 二进制  BCD

  26. VCC NC Y3 I3 I2 I1 I9 Y0 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 I4 I5 I6 I7 I8 Y2 Y1 GND 147 10线 – 4线优先编码器真值表 147 1 1 1 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1      0      0 1     0 1 1    0 1 1 1    0 1 1 1 1    01 1 1 1 1   0 1 1 1 1 1 1  0 1 1 1 1 1 1 1  0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 10线 – 4线优先编码器

  27. 40147 10线 – 4线优先编码器真值表 1 1 1 1 1 0 0 1 1 0 0 0 0 1 1 1 0 1 1 0 0 1 0 1 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0    1     1 0    1 0 0    1 0 0 0   1 0 0 0 0   1 0 0 0 0 0  1 0 0 0 0 0 0  1 0 0 0 0 0 0 0  1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 10线 – 4线优先编码器(BCD输出) VDD I0 Y3 I3 I2 I1 I9 Y0 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 I4 I5 I6 I7 I8 Y2 Y1 VSS 40147

  28. 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 I4 I5 I6 I7 ST Y2 Y1 GND 148真值表 148 348 1 0 0 0 0 0 0 0 0 0 1 1 1 0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1     1 1 1 1 1 1 1 1    0    0 1   0 1 1   0 1 1 1   0 1 1 1 1  0 1 1 1 1 1  0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1*1* 1* 1*1* 1* 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 I4 I5 I6 I7 ST Y2 Y1 VSS 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 VDD YS YEX I3 I2 I1 I0 Y0 4532 14532 注: *348为“Z”,即高组态 VCC YS YEX I3 I2 I1 I0 Y0 8线 – 3线优先编码器

  29. VCC 2A 2B 2Cn 2Cn+1 NC 2S STRB D 3 D 4 1Cn 1Cn+1 1S GND 278 14 13 12 11 10 9 8 1 2 3 4 5 6 7 4位可级联优先寄存器

  30. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 RI0 RI1 RI2 RI3 RI4 RI5 RI6 RI7 RQE GND VCC RO0 RO1 RO2 RO3 RO4 RO5 RO6 RO7 RQP 149真值表 输 出 输 入 149 0 1 2 3 4 5 6 7 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 RQP 1 1 0 0 0 0 0 0 0 0 RQE 1 0 0 0 0 0 0 0 0 0 0 1 2 3 4 5 6 7     1 1 1 1 1 1 1 1     0    0 1   0 1 1   0 1 1 1   0 1 1 1 1  0 1 1 1 1 1  0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 8线—8线优先编码器

  31. 加法器 80 82 83 283 4008 183 583 4560 14560 4032 4038 385 注:对有下划线的型号,提供了真值表,其它型号可参照。

  32. 80门控全加器功能表 B* BC Cn Cn+1   GND VCC B2 B1 AC A* A2 A1 0 00 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 10 1 0 1 1 0 1 0 1 0 1 0 1 0 1 0 0 1 0 0 0 1 80 14 13 12 11 10 9 8 1 2 3 4 5 6 7 注: 1. 2. 当A*做输入端时,A1、A2须为低电平; 当B*做输入端时, B1、B2须为低电平。 3.当A1和A2或B1和B2做输入端时,A*或 B*必须分别开路或用来构成线与逻辑。 门控全加器

  33. 82 2位二进制控全加器功能表 当C0 = 0 当C0 = 1 A2 B2 S2 GND C2 NC NC A1B1A2B2 S1 A1 B1 VCC C0 NC NC S1S2C2 S1S2C2 0 00 0 1 0 0 0 0 1 0 0 1 1 0 0 0 00 1 0 0 1 0 0 0 1 0 1 00 0 1 0 0 1 0 1 1 0 82 0 01 0 1 0 1 0 0 1 1 0 1 1 1 0 0 10 1 1 0 1 1 0 0 0 1 1 10 0 0 1 0 0 1 1 0 1 14 13 12 11 10 9 8 1 2 3 4 5 6 7 0 00 1 1 0 0 1 0 1 0 1 1 1 0 1 0 10 1 1 0 1 1 0 0 0 1 1 10 0 0 1 0 0 1 1 0 1 1 01 0 1 1 0 1 1 1 1 1 0 01 1 1 0 1 1 0 1 1 1 1 1 1 1 0 01 1 0 1 1 0 1 0 1 1 2位二进制控全加器

  34. 1 2 3 4 5 6 7 8 B4 S4 C4 C0 GND B1 A1 S1 A4 B3 A3 B2 A2 B1 A1 VSS 1 2 3 4 5 6 7 8 VDD B4 C4 S4 S3 S2 S1 C0 16 15 14 13 12 11 10 9 A4 S3 A3 B3 VCC S2 B2 A2 16 15 14 13 12 11 10 9 83 4008 S2 B2 A2 S1 A1 B1 C0 GND 1 2 3 4 5 6 7 8 VCC B3 A3 S3 A4 B4 S4 C4 16 15 14 13 12 11 10 9 283 4位二进制全加器

  35. VCC 2A 2B 2Cn 2Cn+1 NC 2S 1A NC 1B 1Cn 1Cn+1 1S GND 183 14 13 12 11 10 9 8 1 2 3 4 5 6 7 双进位保留全加器

  36. A2 B2 A3 B3 A4 B4 C0 VSS 1 2 3 4 5 6 7 8 VDD A1 B1 S1 S2 S3 S4 C4 16 15 14 13 12 11 10 9 B1 B2 B3 A3 Cn Cn+1 S2 GND 1 2 3 4 5 6 7 8 VCC A2 A1 A0 B0 S0 S1 S3 16 15 14 13 12 11 10 9 4560 14560 583 4位BCD码全加器

  37. S3 I3 CP S2 I2 CR I1 VSS 1 2 3 4 5 6 7 8 VDD A3 B3 A2 B2 B1 A1 S1 A1 B1 16 15 14 13 12 11 10 9 S1 转换 1 加法器 加法器 4032 4038* A2 B2 S2 转换 2 4038的 时钟为 下降沿 触发。 A3 B3 S3 转换 3 时钟CP 加法器 进位复位CR 三组串行加法器

  38. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 VCC 4F 4S 4B 4A 3A 3B 3S 3F CR CP 1F 1S 1B 1A 2A 2B 2S 2F GND 385 真值表 S CR CP 功 能 385  0  0 1  1 1  清 零 A + B A –B 四串行加法器/减法器

  39. 比较器 854063458514585 518 519 520 521 522 524 527 686 687 682 683 684 685 688 689 526 528 注:对有下划线的型号,提供了真值表,其它型号可参照。

  40. 1 2 3 4 5 6 7 8 VCC A3 B2 A2 A1 B1 A0 B0 16 15 14 13 12 11 10 9 B3 A<B A=B A>B FA>B FA=B FA<BGND 85 4063 4位数值比较器真值表 比 较 输 入 级 连 输 入 输 出 A3 B3 A2B2 A1B1 A0 B0 A<B A=B A>B FA<B FA=B FA>B >       0 0 1 = >      0 0 1 = = >     0 0 1 = = = >    0 0 1 1 2 3 4 5 6 7 8 VDD A3 B2 FA>BFA<B B0 A0 B1 16 15 14 13 12 11 10 9 B2 A2 FA=B A>B A<B A=B A1 VSS = = = = 0 0 1 0 0 1 = = = = 0 1 0 0 1 0 = = = = 1 0 0 1 0 0 <       1 0 0 4585 14585 = <      1 0 0 4位数值比较器

  41. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 VCC EQ Q7 P7 Q6 P6 Q5 P5 Q4 P4 G P0 Q0 P1 Q1 P2 Q2 P3 Q3 GND 518 519* G DATA EQ 0 P=Q 0 P≠Q 1 × 1 0 0 8位数值比较器 518、519真值表 注:519 为集电极开路输出。

  42. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 VCC EQ Q7 P7 Q6 P6 Q5 P5 Q4 P4 G P0 Q0 P1 Q1 P2 Q2 P3 Q3 GND 520 521 522* G DATA EQ 0 P=Q 0 P≠Q 1 × 0 1 1 8位数值比较器 520、521、522真值表 注:522 为集电极开路输出。

  43. 选 择 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 VCC S1 SE C/SI C/SO EQ GT LT M CP S0 I/O0 I/O1 I/O2 I/O3I/O4I/O5I/O6I/O7 GND S0 S1 作 用 0 0 1 1 0 1 0 1 保持—在移位寄存器中保存数据 读—读寄存器中内容到数据总线 移位—在下个时钟上升沿上允许串行移位 装入—将总线上数据装入寄存器 524 输 入 输 出 SE C/SI 数据比较 EQ GT LT C/SO 1 0 0 0 0 0 0  0 0 0 1 1 1  OA—OH > I/O0—I/O7 OA—OH = I/O0—I/O7 OA—OH < I/O0—I/O7 OA—OH > I/O0—I/O7 OA—OH = I/O0—I/O7 OA—OH <I/O0—I/O7 1 0 1 0 0 1 0 1 1 1 1 1 0 0 1 1 1 1 0 0 1 1 0 0 0 0 1 0 M 作 用 0 1 数值比较 二进制补码比较 8位数值比较器 状 态 数表示选择

  44. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 VCC P=Q Q11 P11 Q10 P10 Q9 P9 Q8 P8 G P0 P1 P2 P3 P4 P5 P6 P7 GND 527 可编程8位恒等和4位比较器

  45. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 VCC P=Q Q7 P7 Q6 P6 Q5 P5 Q4 P4 P>Q P0 Q0 P1 Q1 P2 Q2 P3 Q3 GND 682( 3S ) 683(OC) 684 ( 3S ) 685 (OC) P Q P = Q P > Q P < Q P = Q P > Q 1 1 0 1 1 0 682、683输入上拉电阻 682、684三态输出 683、685集电极开路输出 8位数值比较器 682、683、684、685真值表

  46. 1 2 3 4 5 6 7 8 9 10 11 12 24 23 22 21 20 19 18 17 16 15 14 13 VCC G2 P=Q Q7 P7 NC Q6 P6 Q5 P5 Q4 P4 P>Q G1 P0 Q0 P1 Q1 NC P2 Q2 P3 Q3 GND P Q G1 G2 P = Q P > Q 686( 3S ) 687(OC) P = Q 0 0 P < Q 0 0 P > Q 0 0 × 1 1 0 1 1 1 0 1 1 8位数值比较器 686、687真值表

  47. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 VCC P=Q Q7 P7 Q6 P6 Q5 P5 Q4 P4 EN P0 Q0 P1 Q1 P2 Q2 P3 Q3 GND 688( 3S ) 689(OC) 8位数值相等检测器 688、689真值表 P Q EN P = Q P = Q 0 P < Q  P > Q  × 1 0 1 1 1

  48. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 VCC P=Q P15 P14 P13 P12 P11 P10 P9 P8 G P0 P1 P2 P3 P4 P5 P6 P7 GND 1 2 3 4 5 6 7 8 VCC P=Q P11 P10 P9 P8 P7 P7 16 15 14 13 12 11 10 9 G P0 P1 P2 P3 P4 P5 GND 526 528 可编程16位恒等比较器(反相输入) 可编程12位恒等比较器

  49. 数据选择器 4067 150 250 250 850 851 4051 151 152 251 153 253 352 353 4052 157 158

More Related