1 / 8

ČÍSLICOVÁ TECHNIKA Paměťové registry

ČÍSLICOVÁ TECHNIKA Paměťové registry. Ing. Dušan Pauček. Střední škola, Havířov- Šumbark , Sýkorova 1/613, příspěvková organizace Tento výukový materiál byl zpracován v rámci akce EU peníze středním školám - OP VK 1.5. Výuková sada – ČÍSLICOVÁ TECHNIKA, DUM č. E16.

varian
Télécharger la présentation

ČÍSLICOVÁ TECHNIKA Paměťové registry

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. ČÍSLICOVÁ TECHNIKA Paměťové registry Ing. Dušan Pauček Střední škola, Havířov-Šumbark, Sýkorova 1/613, příspěvková organizace Tento výukový materiál byl zpracován v rámci akce EU peníze středním školám - OP VK 1.5. Výuková sada – ČÍSLICOVÁ TECHNIKA, DUM č. E16

  2. Jedná se o kaskádní řazení x-klopných obvodů, které slouží pro uložení x-bitového binárního čísla. Délka registru je určena počtem klopných obvodů. Například 3bitový registr má 3 klopné obvody nebo 4bitový registr má 4 klopné obvody. Z toho vyplývá, že Xbitový registr má X klopných obvodů. Jelikož se vyžaduje současná práce všech klopných obvodů v registru najednou je synchronizační vstup C všech klopných obvodů spojen navzájem do jednoho uzlu.

  3. Paměťové registry Slouží jako paměť pro x-bitů. Tyto registry musí umožnit x-bitové číslo zapsat a také vyzvednout. Mají vždy paralelní vstup (PI…parallel input) a paralelní výstup (PO…parallel output). Případně může mít nulování. Mezi jednotlivými klopnými obvody není žádná datová vazba. Nejčastěji se paměťové registry sestavují z klopných obvodů typu D řízených úrovní synchronizačního signálu nebo z klopných obvodů typu D a JK řízených hranou synchronizačního signálu.

  4. Příklad: Navrhněte 4bitový paměťový registr z klopného obvodu D, řízeného úrovní synchronizačního signálu. Řešení: Paměťový registr se bude skládat ze čtyř klopných obvodů typu D (jeden bit odpovídá jednomu klopnému obvodu typu D). Synchronizační vstupy C všech čtyř obvodů spojíme do jednoho uzlu. Logická „1“ na vstup C umožňuje zápis 4bitového slova z datových vstupů do registru. Logická „0“ na vstupu C zamezuje změně obsahu registru. Na paralelním výstupu je aktuální stav obsahu registru. Bistabilní klopný obvod typu D: D Q Q C

  5. Paralelní vstupy (PI) D2 D1 D3 D0 4bitový paměťový registr z D: C D D D D Q Q Q Q Q0 Q3 Q2 Q1 Q Q Q Q C C C C Paralelní výstupy (PO)

  6. Příklad: Navrhněte 2bitový paměťový registr z klopných obvodů JK. Řešení: Synchronizační vstupy všech obvodů jsou spojeny. U obvodu JK probíhá zápis logickou „0“. Chceme li zápis logickou „1“ musíme na vstup C dát invertor. Datový vstup je paralelní a u každého klopného obvodu musíme spojit vstup J se vstupem K přes invertor. Asynchronní vstupy RS je nutno také ošetřit. Jinak by mohli být vstupem náhodného rušení. Vstup R můžeme využít pro nulování celého registru (všechny vstupy R spojíme). Nuluje se logickou „0“, protože na vstupech R je invertor. Nevyužité vstupy R se musí připojit na logickou „1“ (napájení).

  7. Paralelní vstupy (PI) D1 D0 Zapojení: +Ucc S S J J Q Q C C Q Q 1 1 K K R R C R nulování Q1 Q0 Paralelní výstupy (PO)

  8. POUŽITÁ LITERATURA • KANTNEROVÁ Ivana. Sbírka příkladů z číslicové techniky. 1. vyd. IDEA SERVIS, konsorcium., 2003, ISBN 978-80-85970-66-1.

More Related