1 / 101

ترانزیستور MOSFET

Amirkabir University of Technology Computer Engineering & Information Technology Department. ترانزیستور MOSFET. دکتر سعید شیری فصل چهارم از: & کتاب MICROELECTRONIC CIRCUITS 5/e Sedra/Smith. مقدمه.

elani
Télécharger la présentation

ترانزیستور MOSFET

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Amirkabir University of TechnologyComputer Engineering & Information Technology Department ترانزیستور MOSFET دکتر سعید شیری فصل چهارم از: & کتابMICROELECTRONIC CIRCUITS 5/e Sedra/Smith

  2. مقدمه • در فصل قبل دیود که المانی دو ترمینالی بود را بررسی کردیم. در این فصل و فصل بعدی المانی سه ترمینالی که ترانزیستور نامیده میشود را بررسی خواهیم کرد. • ترانزیستور در مدارات زیادی از جمله تقویت کننده ها، مدارات دیجیتال و حافظه ها کاربرد دارد. • اصول کلی کارکرد ترانزیستور بر این پایه است که با اعمال ولتاژ به دو ترمینال جریان ترمینال سوم را کنترل میکنند. • دو نوع ترانزیستور مهم وجود دارد: MOSFET, BJT • MOSFET ازBJT کوچکتر بوده و ساخت آن ساده تر بوده و توان کمتری مصرف میکند. در ساخت بسیاری از مدارات مجتمع کاربرد دارد.

  3. Metal Oxide Semiconductor Field Effect Transistor • این ترانزیستور بر روی یک پایه از نوع p ساخته میشود. بر روی پایه دو ناحیه با نیمه هادی نوع n که دارای ناخالصی زیادی هستند ایجاد میشود. این نواحی سورس و درین نامیده میشوند که با یک اتصال فلزی دردسترس قرار میگیرند. • بین این دو ناحیه و در سطح پایه عایقی از جنس شیشه کشیده میشود. برروی این عایق یک لایه فلز قرار داده میشود که اتصالی با نام گیت بوجود می آورد. • ممکن است پایه نیز به یک اتصال فلزی وصل شود. Figure 4.1 Physical structure of the enhancement-type NMOS transistor: (a) perspective view; (b) cross-section. Typically L = 0.1 to 3 mm, W = 0.2 to 100 mm, and the thickness of the oxide layer (tox) is in the range of 2 to 50 nm.

  4. نحوه عملکرد • این ترانزیستور بصورت یک المان با سه ترمینال Source, Drain , Gate مورد استفاده قرارمیگیرد. • اگر ولتاژی به گیت وصل نشده باشد بین سورس و درین دو دیود وجود خواهند داشت: یکی بین n سورس و p پایه و دیگری بین p پایه و n درین. • چون این دو دیود پشت به پشت به هم وصل شده اند هیچ جریانی بین سورس و درین نمیتواند برقرارشود. • مقاومت بین سورس و درین خیلی زیاد خواهد بود. • در واقع یک ناحیه تخلیه بین دو قطعه p,n مجاور تشکیل میشود که از عبور جریان بین پایه و درین و همچنین پایه و سورس جلوگیری میکند.

  5. ایجاد کانالی برای عبور جریان • اگر درین و سورس را به زمین وصل کرده و ولتاژ مثبتی به گیت وصل کنیم، ناقلهای مثبت زیر ناحیه گیت تحت تاثیر این ولتاژ از زیر گیت دور شده و به سمت substrate رانده میشوند. • این ولتاژ متقابلا الکترونهای منفی را از ناحیه های سورس و درین جذب مینماید. اگر در ناحیه زیر گیت الکترون کافی جمع شود یک ناحیه منفی بوجود می آید که دو ناحیه n مربوط به سورس و درین را به هم وصل میکند. در واقع کانالی برای عبور جریان الکترون از سورس به درین تشکیل میشود. • توجه شود که substrate که قبلا از نوع p بود در ناحیه زیر گیت به نوع n تبدیل میشود (inversion layer) Figure 4.2 The enhancement-type NMOS transistor with a positive voltage applied to the gate. An n channel is induced at the top of the substrate beneath the gate.

  6. ترانزیستور NMOS • ترانزیستوری که کانال آن از نوع n باشد، n-channel و یا NMOS خوانده میشود. • مقدار VGS لازم برای تشکیل کانال باید از یک مقدار آستانه Vt بیشتر باشد. این مقدار معمولا بین 0.5 , 1 ولت است. • درناحیه گیت در اثر جمع شدن بار منفی در زیر گیت و اتصال آن به ولتاژ مثبت در بالای گیت، خازنی بوجود میآید. • مقدار جریانی که از کانال میگذرد بستگی به میدان الکتریکی تشکیل شده در ناحیه گیت دارد. توجه شود که ترانزیستور از لحاظ ساخت متقارن است لذا نامگذاری درین و سورس بستگی به ولتاژی دارد که به آنها اعمال میشود: برای ترانزیستور با کانال n درین به ولتاژ بالاتری نسبت به سورس وصل میشود.

  7. اعمال ولتاژی کوچک به درین و سورس • اگر ولتاژ کوچکی به درین و سورس اعمال شود (Vds) باعث خواهد شد تا جریان id در کانال عبورکند. • درواقع این ولتاژ باعث جذب الکترونها از سمت سورس به درین شده و جریانی در خلاف جهت حرکت الکترون بوجود می آورد. • مقدار این جریان بستگی به مقدار الکترونهای آزاد ناحیه زیر گیت دارد که خود آن وابسته به ولتاژ VGs-Vt دارد. • اگر VGS در حد vt باشد کانال تازه تاسیس هنوز کوچک بوده و جریان زیادی از ان عبور نمیکند. اما با زیاد شدن این ولتاژ عرض کانال هم زیاد شده و امکان عبور جریان بیشتر فراهم خواهد شد. Figure 4.3An NMOS transistor with vGS > Vt and with a small vDS applied. The device acts as a resistance whose value is determined by vGS. Specifically, the channel conductance is proportional to vGS – Vt’ and thus iD is proportional to (vGS – Vt) vDS. Note that the depletion region is not shown (for simplicity).

  8. رابطه جریان و ولتاژ • مقدار جریانی که از کانال میگذرد هم به ولتاژ Vgs-Vt و هم به ولتاژ Vds بستگی خواهد داشت. • درواقع ترانزیستور بصورت یک مقاومت خطی عمل میکند که مقدار آن به ولتاژ VGS بستگی دارد. • اگر VGS از Vt کمتر باشد مقاومت بی نهایت بوده و جریانی عبور نخواهد کرد. با زیاد شدن VGS مقدار مقاومت نیز کمتر میشود. • توجه شود که مقدار جریانی که به ترمینال درین وارد میشود برابر با جریانی است که از سورس خارج میشود و جریان ترمینال گین برابر با صفر است. Figure 4.4 The iD–vDS characteristics of the MOSFET in Fig. 4.3 when the voltage applied between drain and source, vDS, is kept small. The device operates as a linear resistor whose value is controlled by vGS.

  9. افزایش ولتاژ VDS • اگر ولتاژ درین و سورس را از مقدار 0 به سمت VDS افزایش دهیم ولتاژی که روی کانال می افتد در سمتی که کانال به درین وصل میشود به اندازه VGS- VDS کاهش پیدا میکند در نتیجه عرض کانال در این قسمت کاهش می یابد زیرا مقدار آن به ولتاژی که در ناحیه زیر کانال اعمال میشود بستگی دارد. بدین ترتیب شکل کانال دیگر متقارن نخواهد بود. Figure 4.5 Operation of the enhancement NMOS transistor as vDS is increased. The induced channel acquires a tapered shape, and its resistance increases as vDS is increased. Here, vGS is kept constant at a value > Vt.

  10. اشباع ترانزیستور • با افزایش بیشتر ولتاژVDS مقدار مقاومت کانال نیز بیشتر شده و در نتیجه منحنی iD-vDS دیگر بصورت یک خط راست نخواهد بود. • اگر ولتاژ تا مقدار VDSsat= vGS− Vt افزایش پیدا کند کانال در محل اتصال به درین فشرده میشود. افزایش بیشتر VDS تاثیری در جریان نخواهد گذاشت و جریان در حد اشباع باقی خواهد ماند. • نواحی کار ترانزیستور بصورت زیر نامگذاری شده است: • Triode region: VDS < VDSsat • Saturation region: VDS ≥ VDSsat Figure 4.7 Increasing vDS causes the channel to acquire a tapered shape. Eventually, as vDS reaches vGS – Vt’ the channel is pinched off at the drain end. Increasing vDS above vGS – Vt has little effect (theoretically, no effect) on the channel’s shape. Figure 4.6 The drain current iD versus the drain-to-source voltage vDS for an enhancement-type NMOS transistor operated with vGS > Vt.

  11. بدست آوردن رابطه جریان و ولتاژ ترانزیستور MOSFET • اگر فرض شود که vGS > vt تا کانال ایجاد شده باشد، همچنین با فرضvDS < vGS− vt برای اینکه در ناحیه triode باشیم. Figure 4.8 Derivation of the iD–vDS characteristic of the NMOS transistor.

  12. جریان در ناحیه تریود • برای خازنی که در ناحیه گیت تشکیل میشود داریم: • بعلت نایکنواختی کانال ایجاد شده ظرفیت خازنی ناحیه کانال متغییر خواهد بود. اگر یک المان جزئی از سطح زیر گیت که در فاصله x قرار دارد را در نظر بگیریم ظرفیت خازن این ناحیه برابر است با: • که بار الکتریکی ذخیره شده در آن با ولتاژ اعمالی به کانال در این نقطه ربط خواهد داشت. • از طرفی ولتاژ VDS میدانی ایجاد میکند که برابر است با ظرفیت خازنی بازای واحد مساحت ناحیه گیت

  13. جریان در ناحیه تریود • این میدان باعث میشود تا بار الکتریکی جمع شده در زیر ناحیه گیت با سرعت زیر به حرکت در آید: • جریان رانش حاصل برابر است با: • با جایگذاری مقادیر خواهیم داشت: • اگر چه این جریان برای یک نقطه بدست آمد اما باید برابر با جریانی باشد که از سورس به درین وجود دارد. لذا جریان درین به سورس برابر است با: • با جابجائی و انتگرال گیری داریم:

  14. جریان در ناحیه اشباع • مقدار جریان در ابتدای ناحیه اشباع با مقدار جریان در انتهای ناحیه تریود برابر خواهد بود. لذا با جایگزین کردن خواهیم داشت: • در روابط فوق مقدار ثابت بوده و به تکنولوژی ساخت نیمه هادی برمیگردد. از اینرو میتوان آنرا با مقداری ثابت جایگزین نمود. • در نتیجه رابطه جریان برابر است با:

  15. تکنولوژی زیر میکرونی(Sub Micron) • مشاهده میشود که مقدار جریان به نسبت طول به عرض کانال بستگی دارد. • مقدار L توسط سازنده انتخاب میشود تا ترانزیستور برای جریان دلخواه قابل استفاده باشد. از آنجائیکه ساخت تراتزیستور کوچک یک امتیاز محسوب میشود سعی میشود تا با کوچک کردن L به ترانزیستور کوچکتری رسید که در حال حاضر به علت محدودیت ساخت نمیتوان آنرا از کوچکتر کرد. این مقدار را حد تکنولوژی تعیین میکند.

  16. ترانزیستور MOSFET با کانال p(PMOS) • یک ترانزیستور کانال p بر روی یک پایه n ساخته میشود و نواحی مثبت و منفی با استفاده از ناخالصی p+ بوجود می آیند در نتیجه حفره ها ناقل جریان خواهند بود. • طرز کار آن شبیه ترانزیستور n کانال است با این تفاوت که VGSو VDS و Vt همگی منفی هستند. • امروزه NMOS بدلیل کوچکی، سرعت بیشتر و مصرف توان کمتر بیشتر از PMOS مورد استفاده هستند.

  17. ترانزیستور CMOS • تکنولوژی MOS مکمل و یا CMOS (Complementary MOS) از هر دو نوع ترانزیستور p,n استفاده میکند. • تکنولوژی CMOS در بسیاری از مدارات دیجیتال و آنالوگ کاربرد دارد. • در روی پایه از نوع p یک ناحیه با نام n well ایجاد میشود. این دو ناحیه توسط یک عایق از هم جدا میشوند. • یک ترانزیستور کانال n در پایه و یک ترانزیستور کانال p درچاه n ایجاد میشود. Figure 4.9 Cross-section of a CMOS integrated circuit. Note that the PMOS transistor is formed in a separate n-type region, known as an n well. Another arrangement is also possible in which an n-type body is used and the n device is formed in a p well. Not shown are the connections made to the p-type body and to the n well; the latter functions as the body terminal for the p-channel device.

  18. شمای ترانزیستورها

  19. شمای ترانزیستور NMOS • هر سه شکل معادل هستند. • جهت فلش نشان دهنده آن است که جریان از پایه ترانزیستور به بیرون است. • اگر پایه و سورس به هم متصل شده باشند پایه نشان داده نمیشود. Figure 4.10 (a) Circuit symbol for the n-channel enhancement-type MOSFET. (b) Modified circuit symbol with an arrowhead on the source terminal to distinguish it from the drain and to indicate device polarity (i.e., n channel). (c) Simplified circuit symbol to be used when the source is connected to the body or when the effect of the body on device operation is unimportant.

  20. عملکرد ترانزیستور در ناحیه زیر ولتاژ آستانه • گفته شد که اگر VGS<Vt باشد جریانی از ترانزیستور عبور نخواهد کرد، اما در این ناحیه اگر ولتاژVGS به Vt نزدیک باشد، ممکن است که جریانی که رابطه نمائی با ولتاژ دارد از آن عبور نماید. با این وجود در اغلب کاربردها میتوان از آن صرف نظر نمود.

  21. مشخصه iD-VDS • شکل زیر مجموعه ای از منحنی ها را نشان میدهد که هر یک برای VGS ثابتی اندازه گیری شده اند. • سه ناحیه عملکرد مختلف برای ترانزیستور میتوان در نظر گرفت: قطع، تریود و اشباع • ناحیه اشباع وقتی که ترانزیستور بعنوان تقویت کننده مورد استفاده است بکار میرود و برای ترانزیستوری که بعنوان سوئیچ کار میکند از ناحیه قطع و تریود استفاده میشود. Figure 4.11 (a) An n-channel enhancement-type MOSFET with vGS and vDS applied and with the normal directions of current flow indicated. (b) The iD–vDS characteristics for a device with k’n(W/L) = 1.0 mA/V2.

  22. مشخصه iD-VDS • ناحیه قطع وقتی است که : • در ناحیه تریود باید VGS>=Vt تا کانال ایجاد شود و از طرفی حال VDS باید کوچک باشد تا ناحیه کانال پیوسته باقی بماند. • که این شرط را میتوان بصورت زیر نوشت: • لذا: • در این ناحیه رابطه جریان بصورت زیر بود • که در صورتیکه VDSبقدر کافی کوچک باشد میتوان آنرا بصورت زیر نوشت: • که این رابطه خطی بیانگر این امر است که کانال در این ناحیه بصورت یک مقاومت خطی با مقدار زیر عمل خواهد کرد.

  23. مقاومت کانال • مقاومت کانال را همچنین میتوان بصورت زیر نوشت • که در آن • در ناحیه اشباع باید کانل تشکیل شده و همچنین pinch off رخ داده باشد لذا • که با جایگزینی آن دررابطه جریان در مرز ناحیه اشباع داریم: توجه شود که در این ناحیه جریان درین مستقل از ولتاژ VDS بوه و فقط به ولتاژ VGS بستگی دارد لذا از آن میتوان بعنوان منبع جریان استفاده کرد.

  24. جریان در ناحیه اشباع • رابطه جریان در ناحیه اشباع بصورت شکل مقابل خواهد بود که مستقل از ولتاژ VDS است. Figure 4.12 The iD–vGS characteristic for an enhancement-type NMOS transistor in saturation (Vt = 1 V, k’nW/L = 1.0 mA/V2). Figure 4.13 Large-signal equivalent-circuit model of an n-channel MOSFET operating in the saturation region.

  25. اثر محدود بودن مقاومت خروجی • دیدیم که در حالت اشباع جریان iD مستقل از ولتاژ VDS است. اما این امر در عمل صادق نبوده وبا افزایش VDS نقطه pinch off کانال از درین دورتر میشود. • در این حالت افت ولتاژ دو سر کانال در حد مقدار زیر ثابت می ماند VGS - V t = VDSsat و بقیه در ناحیه تخلیه باریکی که بین درین و کانال ایجاد میشود افت میکند. • این ولتاژ الکترونهائی که به ناحیه تخلیه میرسند را شتاب داده و جذب درین میکند. • در اینحالت عرض کانال به اندازه کوچک میشود. این پدیده را مدولاسیون طول کانال میگویند. Channel Length Modulation Figure 4.15 Increasing vDS beyond vDSsat causes the channel pinch-off point to move slightly away from the drain, thus reducing the effective channel length (by DL).

  26. اثر تغییر طول کانال در مقدار جریان • با کوچک شدن طول موثر کانال مقدار جریان درین نیز تغییر میکند. • اگر تغییر طول کانال را با VDS متناسب بدانیم: • که نشان میدهد جریان ID و ولتاژ VDS با ضریب رابطه خواهند داشت. با فرض

  27. رابطه جریان خروجی و ولتاژ VDS Figure 4.16 Effect of vDS on iD in the saturation region. The MOSFET parameter VA depends on the process technology and, for a given process, is proportional to the channel length L.

  28. مقاومت خروجی • میتوان تغییر مقدار جریان درین در اثر تغییرات ولتاژ VDS را بصورت یک مقاومت نشان داد: • با فرض داریم: • در این روابط ID جریان درین بدون در نظر گرفتن اثر مدولاسیون کانال است: 􀂇VA (Early voltage) = 1/λ with a typical value of 200 to 300V. 􀂇VA is proportional to L, therefore, short-channel devices .suffer more from channel-length modulation

  29. مدل ترانزیستور با در نظر گرفتن مقاومت خروجی Figure 4.17 Large-signal equivalent circuit model of the n-channel MOSFET in saturation, incorporating the output resistance ro. The output resistance models the linear dependence of iD on vDSand is given by Eq. (4.22).

  30. ترانزیستور PMOS Figure 4.18 (a) Circuit symbol for the p-channel enhancement-type MOSFET. (b) Modified symbol with an arrowhead on the source lead. (c) Simplified circuit symbol for the case where the source is connected to the body. (d) The MOSFET with voltages applied and the directions of current flow indicated. Note that vGS and vDS are negative and iD flows out of the drain terminal.

  31. ترانزیستور PMOS • سورس به ولتاژ بالا و درین به ولتاژ کمتر وصل میشود. • ولتاژ آستانه Vt <0 و VGS نیز منفی خواهد بود. • بدنه به منفی ترین ولتاژ مدار وصل میشود.

  32. اثر بدنه • برای عملکرد صحیح ترانزیستور هر دو پیوند BS وBD باید بصورت معکوس بایاس شده باشند. • معمولا بدنه یک ترانزیستور NMOS به منفی ترین ولتاژ مدار وصل میشود. • با افزایش VSB ناحیه تخلیه بین پایه و سورس نیز بزرگتر میشود و در نتیجه در ناحیه زیر کانال پیشروی مینماید. • از آنجائیکه بار منفی زیادی در ناحیه تخلیه جمع شده در نتیجه ولتاژ لازم برای ایجاد کانال افزایش می یابد. به این اثر body Effect گفته میشود. • این اثر میتواند کارائی مدار را تاحد زیادی تحت تاثیر قرار دهد.

  33. اثر حرارت • مقدار Vt به ازای هر درجه افزایش در حرارت به اندازه ~2mV افزایش پیدا میکند. • مقدار kn با حرارت کاهش پیدا میکند در نتیجه مقدار iD با افزایش دما کاهش پیدا میکند. • برای یک مقدار ثابت از ولتاژ بایاس میتوان گفت که در حالت کلی با افزایش دما مقدار جریان iD کاهش می یابد.

  34. شکست و محافظت از ورودی • با افزایش ولتاژ درین به نقطه ای میرسیم که پیونددرین وپایه بصورت بهمنی شکست پیدا میکند (بین 20 تا 150 ولت) و باعث میشودتا جریان خیلی زیادشود.(Weak avalanche) • در ترانزیستور هایی که ناحیه کانال کوچک باشد با افزایش ولتاژ درین ناحیه تخلیه گسترش زیادی پیدا کرده و تا سورس امتداد پیدا می نماید. این پدیده punch through نامیده شده و باعث افزایش زیاد جریان میشود. • پیدیده شکست دیگری وجود دارد که با افزایش ولتاژ گیت-سورس رخ میدهد ( در حدود 30 ولت). این پدیده باعث از بین رفتن عایق ناحیه گیت شده و به ترانزیستور صدمه غیر قابل برگشت میزند. (Gate-oxide breakdown ) • باید توجه شودکه مقاومت ورودی MOSFET خیلی بالا و خازن ورودی آنها خیلی کم است لذا یک بار الکتریکی ساکن کم هم میتواند ولتاژ گیت را از آستانه شکست بالا برده و ترانزیستور را بسوزاند. ( ازاینرو بایدازلمس کردن ترانزیستور با دست خودداری کرد). • البته امروزه اکثر نیمه هادی های MOSFET دارای مدارات دیودی درورودی برای محافظت ازترانزیستور میباشند.

  35. مدارات MOSFET در حالت کار بصورتDC • در این بخش برای سادگی تحلیل DC مدارات ترانزیستوری از خاصیت مدولاسیون کانال صرفنظر کرده و l=0 در نظر گرفته میشود.

  36. مثال • مدار شکل زیر را بنحوی طراحی کنید که جریان ID=0.4mA و VD= 0.5V شود. • مشخصات ترانزیستور را بصورت زیر در نظر بگیرید. Figure 4.20 Circuit for Example 4.2.

  37. پاسخ • از آنجائیکه ولتاژ درین از گیت بیشتر است لذا ترانزیستور باید درناحیه اشباع باشد لذا از روابط این ناحیه استفاده میشود: • با جایگزینی مقادیر زیر خواهیم داشت:

  38. مثال • در مدار زیر R رابنحوی پیدا کنیدکه ID=80mA باشد. مقدار VD چقدر خواهد بود. Figure 4.21 Circuit for Example 4.3.

  39. پاسخ • از آنجائیکه VD=VG بوده و VDG=0 میباشد لذا ترانزیستور در ناحیه اشباع بوده و داریم: • که با حل آن خواهیم داشت:

  40. مثال • مدار مقابلرابگونه ای طراحی کنید که مقدار VD=0.1V باشد. دراینحالت مقدارمقاومت بین درین و سورس چقدر است. Figure 4.22 Circuit for Example 4.4.

  41. پاسخ • از آنجائیکه ولتاژ درین باندازه 4.9V از ولتاژ گیت کمتر بوده و Vt=1V است، لذا ترانزیستور در ناحیه تریود است. در این ناحیه رابطه جریان بصورت زیر است: • از اینرو مقدار RDمقاومت برابر است با: • برای مقادیر کم Vds مقدار مقاومت درین-سورس برابر است با:

  42. مثال • در مدار شکل زیر ولتاژ نقاط مختلف و جریان شاخه های آنرا بدست آورید. از اثر مدولاسیون کانال چشم پوشی کنید. Figure 4.23(a) Circuit for Example 4.5. (b) The circuit with some of the analysis details shown.

  43. پاسخ • از آنجائیکه جریان گیت صفر است لذا ولتاژ گیت را میتوان از تقسیم مقاومتی بدست آورد. • چون ولتاژ گیت مثبت است لذا ترانزیستور روشن خواهد شد اما نمیتوان گفت که در ناحیه اشباع است یا تریود. از اینرو ابتدا فرض میشود که در ناحیه اشباع باشد. در اینصورت برای ولتاژ VGS داریم: • با حل معادله فوق دو مقدار برای جریان بدست می آید: 0.89mA ,0.5mA • اما بازای ID=0.89 مقدار ولتاژ سورس برابر میشود با VS=5.34 که بی معنی است لذا: • از آنجائیکه لذا فرض اشباع صحیح بوده است.

  44. مثال • مدار شکل زیر را بنحوی طراحی کنید که ترانزیستور در حالت اشباع بوده و ID=0.5mA و VD=3 V باشد. • حداکثر مقدار RD که ترانزیستور را در ناحیه اشباع نگه دارد چقدر است. Figure 4.24 Circuit for Example 4.6.

  45. پاسخ • با فرض اشباع بودن ترانزیستور داریم: • با جایگزین مقادیر داریم: • از آنجائیکه سورس به 5V وصل است لذا ولتاژ گیت باید 2 ولت کمتر باشد یعنی VG=3V. اینکار با انتخاب مناسب مقاومت ها میسر میشود: • به همین ترتیب داریم: • ترانزیستور تا وقتی در ناحیه اشباع خواهد بود که ولتاژ درین باندازه |Vt| از گیت بیشتر باشد. یعنی • از اینرو حد اکثر مقدار RD برای ماندن در ناحیه اشباع برابر است با:

  46. مثال • ترانزیستور های شکل زیر منطبق با هم ساخته شده اند یعنی برای هر دو داریم: • مقادیر جریان iDP ,iDN و ولتاژ vo را بازای مقادیر مختلف Vi=0, 2.5V , -2.5V بدست آورید. Figure 4.25 Circuits for Example 4.7.

  47. پاسخ • در شکل مقابل مدار برای Vi=0 نشان داده شده است. در این حالت برای هر دو ترانزیستور |VGS|=2.5 ولت بوده و در نتیجه بعلت متقارن بودن دو ترانزیستور باید مقدار Vo=0 شود. در اینصورت بعلت اینکه |VDG|=0 است هر دو ترانزیستور در ناحیه اشباع بوده و داریم:

  48. ادامه پاسخ • برای حالتیکه Vi=2.5V باشد برای ترانزیستور PMOS ولتاژ VGS=0 شده و لذا قطع خواهد بود. • از آنجائیکه مطابق شکل فوق vo ناگزیر باید منفی باشد، لذا ترانزیستور NMOS دارای VGD>Vt شده و از اینرو در ناحیه تریود قرار میگیرد. • از طرفی مطابق شکل C داریم: • که با حل همزمان آنها خواهیم داشت: • در اینحالت که مشخصا مقدار کوچکی است. • بازای Vi=-2.5V همه مراحل فوق بصورت قرینه خواهد بود: ترانزیستور QN قطع بوده و QP درناحیه تریود قرار دارد و داریم:

  49. استفاده از MOSFET در مدارات تقویت کننده • ایده استفاده از MOSFET بعنوان تقویت کننده از این خاصیت نشات میگیرد که وقتی که ترانزیستور در ناحیه اشباع قرار میگیرد بصورت یک منبع جریان کنترل شونده توسط ولتاژ عمل میکند ( تغییرات ولتاژVGS باعث تغییر جریان ID میشود). ازاینرو ترانزیستور میتواند بصورت یک تقویت کننده transconductance عمل نماید. • باید توجه شود که رابطه جریان ID با VGS یک رابطه کاملا غیر خطی است در حالیکه علاقمند هستیم تقویت کننده ای با رابطه خطی داشته باشیم. برای فائق آمدن بر این مشکل از بایاس dc استفاده میشود. • در این روش ترانزیستور با یک مقدار VGS مشخص بایاس میشود تا یک مقدار ID مشخص پیدا کند سپس سیگنال کوچک vgs به آن اضافه میشود تا جریان id متناسب با این مقدار کوچک تغییر نماید.

  50. مشخصه انتقال ترانزیستور: کار با سیگنال بزرگ • شکل مقابل یک تقویت کننده متداول یعنی سورس مشترک را نشان میدهد (Common Source) که در آن سورس زمین شده، بین ورودی و خروجی تقویت کننده مشترک است. • اگرچه با تغییر ولتاژ vgs قصد تغییر id را داریم اما میتوان با قرار دادن مقاومت RD در مدار ولتاژ خروجی متغیری داشت: • مقدار جریان برابر است با: Figure 4.26(a) Basic structure of the common-source amplifier.

More Related